Repository logo
    menu.section.about_menu
    All of DSpace
  • English
  • Español
  • Português
  • Log In
    New user? Click here to register.Have you forgotten your password?
  1. Home
  2. Browse by Author

Browsing by Author "Reyes Coeto, Eduardo"

Now showing 1 - 2 of 2
Results Per Page
Sort Options
  • Loading...
    Thumbnail Image
    Tesis de maestría
    Implementación embebida analógica de sistemas de orden fraccional variable
    (Benemérita Universidad Autónoma de Puebla, 2023-01) Reyes Coeto, Eduardo; Muñoz Pacheco, Jesús Manuel; 48346; GOMEZ PAVON, LUZ DEL CARMEN; 25488
    "El estudio de los operadores de orden fraccionario se ha profundizado y nuevas interrogantes han surgido, una de ellas es la posibilidad de que el orden fraccionario pueda variar continuamente. Esto ha dado origen a una nueva rama de las matemáticas, llamada cálculo de orden fraccionario variable, cuyas propiedades pueden convertirse en una herramienta de utilidad en diversas aplicaciones de ingeniería. En este trabajo se aborda la teoría del cálculo de orden fraccionario variable y se aterriza realizando la implementación de integradores de orden fraccionario variable con elementos analógicos. Una problemática presentada al utilizar elementos analógicos para validar estos operadores es que estos se encuentran susceptibles a alteraciones externas o los valores requeridos no se encuentran disponibles comercialmente. Para resolver esto se incorpora el uso de la tecnología de matrices analógicas programables en campo (F.P.A.A.), estos dispositivos son procesadores de señales analógicas basados en la tecnología de capacitorconmutado capaces de ser reconfigurados eléctricamente en tiempo real. Los integradores de orden variable desarrollados son caracterizados tanto en su respuesta transitoria como en frecuencia y como etapa final se incorporan a un sistema caótico, lo que nos permite validar su funcionamiento y estudiar el fenómeno ante el cambio continuo del orden fraccionario".
  • Loading...
    Thumbnail Image
    Tesis de licenciatura
    Sincronización de dos sistemas caóticos de orden fraccionario en hardware embebido analógico
    (2019-06) Reyes Coeto, Eduardo; Muñoz Pacheco, Jesús Manuel; 48346; GOMEZ PAVON, LUZ DEL CARMEN; 25488
    “En este trabajo de tesis se presenta la implementación de un sistema de sincronización entre dos osciladores caóticos de Lü de orden fraccionario mediante la forma maestro-seguidor utilizando matrices analógicas programables por campo (FPAA, por sus siglas en inglés), ambos osciladores caóticos incorporan en su diseño integradores de orden fraccionario. El diseño tanto de los integradores de orden fraccionario como los osciladores caóticos se realizan a través de un software de diseño que se encarga de sintetizar mediante módulos analógicos configurables (CAM, por sus siglas en inglés) el diseño implementado en su interfaz en una configuración que pueda adoptar el FPAA. Se describe el diseño y procedimiento realizado para implementar un integrador de orden fraccionario en FPAA utilizando el CAM ltrobilineal, esta implementación presenta ciertas limitaciones por lo que posteriormente se describe una segunda implementación utilizando ltro pasa bajas y pasa altas. El integrador de orden fraccionario implementado presenta un pequeño error con respecto al comportamiento esperado por lo que se le realiza un ajuste para compensar el error y optimizar el diseño”.
logo_buap
social networkssocial networkssocial networkssocial networkssocial networks

Benemérita Universidad Autónoma de Puebla

4 sur 104 Centro Histórico C.P. 72000

Teléfono +52(222) 2295500 ext. 5013

Dirección General de Bibliotecas

Boulevard Valsequillo y Av. de las Torres

Ciudad Universitaria. Col. San Manuel

C.P. 72570

Teléfono +52 (222) 2295500 Ext 2901

logo_buap Copyright © Dirección General de Bibliotecas - BUAP 2024. All right reserved.