Diseño e instrumentación de un sistema de recepción OFDMA en plataforma FPGA
dc.audience | generalPublic | |
dc.contributor | Castañeda Camacho, Josefina | |
dc.contributor | Vergara Limón, Sergio | |
dc.contributor.advisor | CASTAÑEDA CAMACHO, JOSEFINA; 202473 | |
dc.contributor.advisor | VERGARA LIMON, SERGIO; 22133 | |
dc.contributor.author | Gutiérrez Ortega, Juan Carlos | |
dc.creator | GUTIERREZ ORTEGA, JUAN CARLOS; 633730 | |
dc.date.accessioned | 2019-05-28T13:11:19Z | |
dc.date.available | 2019-05-28T13:11:19Z | |
dc.date.issued | 2016-12 | |
dc.description.abstract | "Este documento presenta un trabajo de tesis que tuvo como finalidad el diseño e implementación de un sistema OFDMA (Acceso Múltiple por División Ortogonal de Frecuencia) basado en el estándar IEEE 802.16. En la primera parte del trabajo se presenta una descripción general de dicho estándar, en donde se incluyen varios conceptos y definiciones que son necesarias para comprender el funcionamiento del protocolo. Con ello, se pretende establecer los conocimientos básicos y necesarios, para facilitar la descripción de la metodología empleada en el diseño de la solución planteada en este trabajo. Por último, se presentan los resultados de pruebas realizadas al sistema tanto a nivel simulación con el software QUARTUS II, como con el dispositivo físico. En las simulaciones con QUARTUS II se buscó exponer el correcto funcionamiento de los bloques del receptor, en donde se verificó que el receptor recuperara la información enviada del transmisor. Seguido de la comprobación del correcto funcionamiento a nivel simulación del sistema, se realizaron pruebas físicas, primero con un FPGA y después dividiendo el transmisor y el receptor". | |
dc.folio | 757716T | |
dc.format | ||
dc.identificator | 7 | |
dc.identifier.uri | https://hdl.handle.net/20.500.12371/2562 | |
dc.language.iso | spa | |
dc.matricula.creator | 214470676 | |
dc.publisher | Benemérita Universidad Autónoma de Puebla | |
dc.rights.acces | openAccess | |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4 | |
dc.subject.classification | Ingeniería y Tecnología | |
dc.subject.dbgunam | Arreglos de puertas programables en campo | |
dc.subject.lcc | Multiplexación por división de frecuencia ortogonal | |
dc.subject.lcc | Circuitos de matriz de puerta | |
dc.subject.lcc | Matrices de puertas programables | |
dc.thesis.career | Maestría en Ciencias de la Electrónica | |
dc.thesis.degreediscipline | Área de Ingeniería y Ciencias Exactas | |
dc.thesis.degreegrantor | Facultad de Ciencias de la Electrónica | |
dc.thesis.degreetoobtain | Maestro (a) en Ciencias de la Electrónica, opción automatización | |
dc.title | Diseño e instrumentación de un sistema de recepción OFDMA en plataforma FPGA | |
dc.type | Tesis de maestría | |
dc.type.conacyt | masterThesis | |
dc.type.degree | Maestría |
Files
Original bundle
1 - 1 of 1