Implementación de un generador de números pseudoaleatorios con herramientas de diseño asistido por computadora
Date
2014
Authors
Journal Title
Journal ISSN
Volume Title
Publisher
Benemérita Universidad Autónoma de Puebla
Abstract
“El trabajo presentado en ésta tesis consiste en la implementación de un Generador de Números Pseudoaleatorios en un Circuito Integrado de Aplicación Específica ASIC (Application Specific Integrated Circuit) basado en una arquitectura de acumuladores digitales con coeficientes variables en el tiempo. El circuito se implementó con herramientas de síntesis digital y de diseño a nivel transistor. Una contribución adicional del trabajo es la mejora de las propiedades aleatorias por medio de un Oscilador Aleatorio Booleano con una implementación en señal mixta que integra modelos a nivel transistor y en Lenguaje de Descripción de Hardware HDL (Hardware Description Language).
La aleatoriedad hace referencia a todo proceso impredecible con aparente carencia de propósito u orden, no obstante juega un papel muy importante en diferentes campos de la ciencia y la ingeniería, como fenómeno de estudio y aplicación. Puede hallarse en la naturaleza o producirse con software o medios electrónicos. Esta última modalidad conlleva a la implementación de circuitos generadores de patrones aleatorios la cual no es una tarea trivial debido al requerimiento de un algoritmo con las características fundamentales de un evento azaroso, como la aperiodicidad e impredecibilidad”.
Description
Keywords
Citation
Collections
Document Viewer
Select a file to preview:
Can't see the file? Try reloading